ARQUITECTURA

7
CURSO ARQUITECTURA DE COMPUTADORES MOMENTO UNO ACTIVIDAD INICIAL ESTUDIANTE HAROLD SOLANO AREVALO DOCENTE: ANYELO GERLEY QUINTERO CODIGO: 1.070.609.060 GRUPO: 301302_25 UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA CEAD- JOSE ACEVEDO Y GOMEZ 2015

description

arquitectura de computadores

Transcript of ARQUITECTURA

Page 1: ARQUITECTURA

CURSO

ARQUITECTURA DE COMPUTADORES

MOMENTO UNO ACTIVIDAD INICIAL

ESTUDIANTE HAROLD SOLANO AREVALO

DOCENTE: ANYELO GERLEY QUINTERO

CODIGO: 1.070.609.060

GRUPO: 301302_25

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA

CEAD- JOSE ACEVEDO Y GOMEZ

2015

Page 2: ARQUITECTURA

INTRODUCCION

El presente trabajo tiene como fin conocer, identificar y explicar los diferentes

componentes de la Unidad Central del Proceso a través de cuadros sinópticos y

gráficos. También evidenciaremos la evolución de los microprocesadores tipo

CISC y RISC.

Page 3: ARQUITECTURA

OBJETIVOS

Conocer e identificar los diferentes componentes de la Unidad Central del

Proceso.

Identificar mediante un gráfico las diferentes interrupciones de un

procesador.

Identificar las diferentes características y avances de los microprocesadores

tipo CISC y RISC.

Page 4: ARQUITECTURA

DESARROLLO ACTIVIDAD

Individualmente el estudiante investiga acerca de los temas de la Unidad II

propuestos en el Syllabus del curso (entorno de conocimiento) y prepara un

documento con la interpretación propia de la temática teniendo en cuenta los

siguientes aspectos:

1. Determinar mediante un cuadro sinóptico cada uno de los

componentes de una Unidad Central de Proceso (CPU), explicando las

características y su funcionalidad.

Page 5: ARQUITECTURA

2. Desarrollar un gráfico en el cual muestre el manejo de interrupciones

en un procesador.

Page 6: ARQUITECTURA

3. Explicar mediante un gráfico los progresos y avances de la tecnología

de semiconductores en relación a los microprocesadores tipo CISC y

RISC.

CLASIFICACIÓN RISC CISC

Concepto Computadoras con un conjunto de

Instrucciones Complejo

Computadoras con un conjunto de

Instrucciones Reducido

Aplicación Utilizada para Entornos de Red Aplicada en ordenadores

domésticos

Características Instrucciones de Tamaño Fijo Instrucciones muy amplias

Objetivos

Permitir la segmentación y el

paralelismo en la ejecución de

instrucciones y reducir los accesos

a memoria

Permitir operaciones complejas

entre operandos situados en la

memoria o en los registros

internos.

Ventajas

Trabaja más rápido al utilizar

menos ciclos de reloj

Reduce la ejecución de

operaciones

Cada instrucción puede ser

ejecutada en un solo ciclo del

CPU

Reduce la dificultad de crear

compiladores.

Permite reducir el costo total

del sistema

Mejora la compactación del

código

Facilita la depuración de

errores

Microprocesadores

basados en

Intel:8068,80286,80386,8048

Motorola:8000,68010,68020,6

8030,6840

MIPS technologies

IBM POWER

Power PC De Motorola e IBM

SPARC Y UltraSPARC

Page 7: ARQUITECTURA

BIBLIOGRAGIA

Rincón del Vago

Tomado de: http://html.rincondelvago.com/componentes-de-cpu.html