Criterio de Desempeño Del BUS PCI

download Criterio de Desempeño Del BUS PCI

of 2

Transcript of Criterio de Desempeño Del BUS PCI

  • 7/26/2019 Criterio de Desempeo Del BUS PCI

    1/2

    Criterio de Desempeo del BUS PCI

    Dicho bus fue desarrollado por Intel en 1990 para superar las limitaciones del bus ISA

    estndar en la arquitectura de los computadores personales o PC. La temporiaci!n con la

    que esta implementada el bus es s"ncrona. #tra caracter"stica del PCI es la simplicidad de

    uso. $l Plu% and Pla& permite la confi%uraci!n automtica de los perif'ricos( sin que el

    usuario necesite asi%nar )a mano) la I*+( el D,A & los puertos de entrada-salida. Adems

    permite que arios perif'ricos compartan la misma interrupci!n( aliiando de esta forma

    uno de los ma&ores problemas que ten"a el PC. . La lon%itud m/ima que puede alcanar

    es de 0(0m.

    PCI

    Nombre Ancho ( bits)

    Velocidad

    (Mhz)

    Ancho de Banda

    (MB/seg)

    PCI 32 33,33 33,33

    PCI!"2 32 ##,## 2##,##

    PCI #$!bit #$ 33,33 2##,##

    PCI!"2 #$!bit #$ ##,## %33,33

    elocidades de 2ransferencia de datos PCI.

    Los ciclos del bus tienen siempre una fase inicial en la que un maestro adquiere acceso al

    bus. Se%uidamente especifica el tipo de transacci!n o ciclo( de entre las si%uientes

    alternatias3

    Aceptacin de interrupcin. El dispositivo que funciona como controlador de

    interrupciones lee el identicador de interrupcin del dispositivo que

    interrumpe.

    Ciclo especial, utilizado por el maestro para enviar un mensaje a uno a o varios

    esclavos.

    Lectura E/S. El maestro lee una o varias palabras del esclavo.

    Escritura E/S. El maestro escribe una o varias palabras del esclavo.

    Lectura de memoria. En sistemas con memoria cac! se lee " l#nea de cac! o

    menos.

    En sistemas sin cac! se leen una o dos palabras.

    Lectura de l#nea de memoria. En sistemas con memoria cac! se utilizara para

    leer de " l#nea de cac! a $ l#neas. En sistemas sin cac! se leen $ a %&

    palabras.

    Lectura m'ltiple de memoria, En sistemas con memoria cac! sirve para leer

    m(s de $ l#neas de cac!. En sistemas sin cac! se leen m(s de %& palabras.

    Escritura en memoria. Se emplea para escribir en memoria.

  • 7/26/2019 Criterio de Desempeo Del BUS PCI

    2/2

    Lectura de con)uracin. Sirve para que el maestro lea la con)uracin de un

    esclavo.

    Escritura de con)uracin. Sirve para que el maestro establezca la

    con)uracin de un esclavo.

    Escritura en memoria con invalidaciones. Este ciclo se utiliza para volcar l#neasde la cac! a la memoria principal.

    Ciclo de doble direccin. *ediante este ciclo un maestro indica que est( usando

    direcciones de + bits