Diseño Secuencial Sincrono y Asincrono

download Diseño Secuencial Sincrono y Asincrono

of 5

description

sistemas digitales

Transcript of Diseño Secuencial Sincrono y Asincrono

DISEO SECUENCIAL SINCRONO Y ASINCRONOI. OBJETIVOS Disear sistemas sncronos y asncronos con flip flop tipo JK y tipo D.II. MATERIALES 1 Mutimetro. 1 Fuente DC 5v. IC 74LS74 (2). IC74LS76(2). compuertas lgicas. Resistencias de 330 ohm(4). 4 led. 1 Protobar y cable telefnico.III. MARCO TERICO.CONTADORESLos dispositivos de E/S digitales pueden ajustar el estado de una lnea digital.Los contadoresadems de hacerse cargo del estado de la seal se preocupan de la transicin de un estado a otro. Un contador puede detectar flancos de subida y flancos de bajada. Dos importantes trminos relacionados con ambos flancos son: el tiempo de subida/bajada y el ancho mnimo del pulso. El tiempo de subida/bajada es la medida de la rapidez en que ocurre la transicin del cambio de estado entre niveles lgicos de la seal. Para que un contador detecte el flanco la transicin debe ocurrir en 50ns como mximo.Adems de este tiempo debe haber un retardo mnimo desde que el contador detecta el flanco hasta que pueda detectar el prximo. Este retardo se conoce como el ancho mnimo del pulso. Este parmetro depende del tipo de contador que se utilice. Los dispositivos de la serie e tienen un chip llamado DAQ-STC que tiene un ancho mnimo de pulso de 10ns para la fuente y la puerta. Se debe consultar la documentacin de cada DAQ para determinar el valor del ancho mnimo del pulso requerido por los contadores.Los contadores de n bits cuentan hasta 2nnmeros, entre 0 y 2n- 1.Pueden ser:Segn el sentido de cuenta:- Ascendentes o de subida.- Descendentes o de bajada.- Tambin pueden ser reversibles, esto es, de subida y de bajadaSegn su estructura interna:-Asncronos.-Sncronos.Segn su mdulo:-Binario.- Decimal.ContadoresAsncronos

Contador Sncrono

Ejemplos:

IV. PROCEDIMIENTO1. simular e implementar el siguiente contador asncrono modulo 16 con flip flop Tipo JK.

2. simular e implementar el siguiente contador asncrono modulo 10 con flip flop Tipo JK.

3. disear, simular e implementar un cantador sncrono modulo 7 con flip flop Tipo JK.Q2Q1Q0Q2Q1Q0J2K2J1K1J0K0

0000010X0X1X

0010100X1XX1

0100110XX01X

0111001XX1X1

100101X00X1X

101110X01XX1

11000001X10X

4. Disear, simular e implementar un sistema secuencial sncrono con flip- flop tipo JK para controlar un motor paso a paso. Secuencia: 0001, 0010, 0100,1000.Estado presenteEstado siguienteSalidas

Q3Q2Q1Q0Q3Q2Q1Q0J3K3J2K2J1K1J0K0

000100100X0X1XX1

001001000X1XX10X

010010001XX10X0X

10000001X10X0X1X

V. CONCLUSIONESA travs de esta prctica comprobamos que nuestros resultados obtenidos en el circuito propuesto contador ascendente asncrono son los mismos que en las tablas de verdad.Tambin es importante tener un diagrama de cada circuito para poder saber la forma que en el que se conectaran estas compuertas. As como que la resistencia que se utilice no sea demasiada grande sino el led no prendera.