Modelo Papersdfsdfsddfsfdsdfsdfsfsfsfdsfd

4
IMPLEMENTACIÓN DE UN CIRCUITO RESTADOR Y COMPARADOR Espinal Flores Teodoro

description

fsdfssdfsdfsdfsdfsdfsdfsdfsdfsdfsfsfsdfsdfsfsdfsdfsfsdfsfsfddfsdfsfdssdfsdfsdfdfssdfsddfsdf

Transcript of Modelo Papersdfsdfsddfsfdsdfsdfsfsfsfdsfd

Identificao e Preveno de Inadimplncia para o Mercado de Grandes Clientes

IMPLEMENTACIN DE UN CIRCUITO RESTADOR Y COMPARADOREspinal Flores TeodoroResumen El presente trabajo muestra la implementacin del circuito restador y comparador a partir de compuertas NOT,luego de ingresar dos valores entrada mediante los dos dip switches en en el primer circuito restador ,se hace simultaneamente la comparacin de este resultado en el circuito comparador mostrando el resultado en el display su valor de salida resultante ,siendo ese valor 5 si es menor o igual a 10 y 3 cuando es mayor a 10,cuya simulacin se realizo en PROTEUS V.7.0Palabras Claves: Circuito restador, circuito comparador, compuertas logicas, resistencia, simulacon.I. INTRODUCCINEl circuito integrado restador se logra a partir del circuito restador,se hace que los 4 bits entrantes al operando 1 se haga llegar de manera directa mientras que los 4 bits que conforman al operando 2 se hace pasar por compuertas negadas NOT ,tal como se muestra en la Fig. 1.Un circuito comparador es capaz de comparar dos senales de entrada y varias la salida en funcion de cul es mayor,teniendo como entrada los binarios P y Q y como salida los comparadores igual,mayor que y menor que,tal como se muetsra en la Fig.2.

Figura 1 Equema lgico de como obtener el circuito restador a partir del sumador .

Figura 2 Esquema circuito integrador comparador .II. MATERIALES PARA LA IMPLEMENTACINEn la implementacin del C.C. se utilizaron los siguientes materiales- 74LS04 (Compuerta NOT)- 74LS85 (Sumador)- 74LS83 (Restador) - 74LS47 (Decodificador)

- 2 dip Switches de 4 interruptores- 14 Resistencias de 330 ohmo 1/4w-1 display de 7 segmentos

- 4 Leds-Bateria 5 v

-Protoboard

-Portapilas

- cablesIV. SIMULACINDe acuerdo a lo simulado en el software Proteus V7.0 se obtuvieron los resultados mostrados en la Fig. 3 y Fig.4.

Figura 3 Circuito con valor de salida 3 en el display.

Figura 4 Circuito con valor de salida 5 en el display.V. IMPLEMENTACINSe implementa en el primer protoboard para realizar circuito restador, se coloca los circuitos integrados en el canal central colocando tambien los 2 dip switches, circuito integrado sumador.Se conecta cada dip switch a la primera entrada a tierra luego las salidas con resistecias en serie a 5 v,luego la primera entrada del circuito integrado sumador se conecta por medio de los cables al primer dip switch y la segunda entrada se les niega con el integrador not y se conecta al segundo dip switch ,luego en las 4 salidas del circuito integrado comparador se les conectas 4 resistencias en serie con sus respetivas leds para asi verificar su funcionamiento.

En el segundo protoboard se implementa el circuito comparador ,se comienza colocando en el canal central el dip switch ,cirucito integrado not y el circuito integrado comparador,cuyas 4 salidas de circuito integrado restador se conecta a la primera parte A del circuito integrado comparador y en la segunda parte de entrada se representa el numero 10 conectando a tierra y su negado,luego la salida se conecta a un decodificador para asi visualizar el valor resultante en el display.La implementacin y resultados como se muestra en la Fig. 5 y 6.

Figura 5 Implementacion de Circuito restador y comparador en el protoboard.

Figura 6 Circuito comparador y restador cuando el valor de salida en el display es 3.VI. CONCLUSIONESSe concluye que a partir de un integrado sumador se obtiene un circuito integrado restador esto se obtiene negando la segunda entrada.Se puede observar cuando se hace las entradas de los 4 bit correspondientes mediantes los switches se ordenas los numeros binarios de izquierda a dercha.

Pra realizar la implementacion del circuito se realizo un revision previa de los datasheet de los nuevos integrados utilizados enel circuito.