Practica 1

download Practica 1

If you can't read please download the document

description

asdasd

Transcript of Practica 1

Ing. Lorena Isabel Valencia Rodrguez-PLANTEAMIENTO Y DESARROLLO

1.-MATERIAL

CANTIDAD

DESCRIPCIN

1

Multmetro Digital

1

Fuente de Alimentacin de cd

1

Probador Lgico

1

CI SN 7400

1

CI SN 7402

1

CI SN 7404

1

CI SN 7408

1

CI SN 7410

1

CI SN 7432

1

CI SN 7486

1

CI MC 14001

1

Regulador 7805

1

Microswitch SPST

1

Tableta experimental

1

Diodo Led

1

Pinzas de punta

1

Pinzas de corte

2.-DESARROLLO EXPERIMENTAL

EJERCICIO 1:

1.1.- Por medio de los manuales TTL y CMOS, identificar cada circuito integrado que se requieren en la prctica, y que compuerta lgica est integrando.CIRCUITOINTEGRADOCOMPUERTALOGICADESCRIPCINCI SN 7400NANDUtiliza tecnologa TTLCI SN 7404NORUtiliza tecnologa TTLCI SN 7402NOTUtiliza tecnologa TTLCI SN 7408ANDUtiliza tecnologa TTLCI SN 7410NANDUtiliza tecnologa TTLCI SN 7432ORUtiliza tecnologa TTLCI SN 7486EX-ORUtiliza tecnologa TTLCI MC 14001NANDUtiliza tecnologa CMOS

1.2.- Se implementara el siguiente circuito experimental con el circuitointegrado SN 7404, como lo muestra la siguiente figura 1.

1.3.- por medio del interruptor sw se proceder a llenar la tabla 1 obteniendo con el voltmetro el voltaje de salida S y con el probador lgico, el nivel lgico para cada posicin del sw, por medio de un diodo emisor de luz (LED).Posicin de swNivel lgico en AVoltaje en SNivel lgico en S

Cerrado (ON)02.9V1Abierto (OFF)1136mV0.Tabla 1: Tabla de verdad de un inversor TTL

EJEMPLO DE CONEXIN DE UNA COMPUERTA NOT (FIG.1) CON DIAGRAMA DEL CIRCUITO INTEGRADO

EJERCICIO 2:

2.1.- Se implementar el siguiente circuito experimental con el circuito integrado SN 7408 como lo muestra la figura 2.

2.2.- Por medio del interruptor sw1 y sw2 se proceder a llenar la tabla 2 obteniendo con el voltmetro el voltaje de salida S y con el probador lgico, el nivel lgico para cada posicin de sw, por medio de un diodo emisor de luz (LED).

Nivel lgico en ANivel lgico en BVoltaje en SNivel lgico en S00150mV001150mV010150mV0112.96V1Tabla 2: Tabla de verdad de una compuerta AND TTL.

EJERCICIO 3:

3.1.- Se implementar el siguiente circuito experimental con el circuito integrado SN 7432 como lo muestra la figura 3.

3.2- Por medio del interruptor sw1 y sw2 se proceder a llenar la tabla 3 obteniendo con el voltmetro el voltaje de salida S y con el probador lgico, el

nivel lgico para cada posicin de sw, por medio de un diodo emisor de luz (LED).

Nivel lgico en ANivel lgico en BVoltaje en SNivel lgico en S00134mV0012.9V1102.9V1112.9V1Tabla 3: Tabla de verdad de una compuerta OR.

EJERCICIO 4:

4.1.- Se implementar el siguiente circuito experimental con el circuito integrado SN 7402 para la obtencin de la tabla de verdad, como lo muestra la figura 4.

4.2.- Se armar el siguiente circuito, contando con el circuito integrado MC 14001 como se muestra en la figura 4.1.

4.3.- En la tabla 4 se concentrarn los voltajes de salida de los dos circuitos integrados implementados con el nivel lgico de esta compuerta NOR, de acuerdo en las posiciones de los sw1 y sw2.

Nivel lgicoNivel lgicoVoltaje en SNivel lgico en SenenSNMCSNMCAB740214001740214001002.9V2.9V1101137mV2.9V0110136mV2.9V0111136mV130mV00

EJERCICIO 5:

5.1.- Se implementara el siguiente circuito experimental con el circuito integrado SN 7400 como lo muestra la figura 5.

5.2.- Pormedio de

sw1 y sw2 se proceder a llenar la tabla 5 obteniendo con el voltmetro el voltaje de salida S y con el probador lgico para cada posicin de sw por medio de un diodo emisor de luz (LED).

Nivel lgico en ANivel lgico en BVoltaje en SNivel lgico en S002.91V1012.91V1102.91V111167mV0

Tabla 5: Tabla de verdad de una compuerta NAND TTL.

EJERCICIO 6:

6.1.- Se armara el siguiente circuito experimental, con el circuito integrado SN 7486 de compuertas OR-EXCLUSIVA, como lo muestra la figura 6.

6.2.- Por medio de sw1 y sw2 se proceder a llenar la tabla 6 obteniendo con el voltmetro el voltaje de salida S y con el probador lgico, el nivel lgico para cada posicin de sw, por medio de un LED.

Nivel lgico en ANivel lgico en BVoltaje en SNivel lgico en S00144mV0013.002V1103.002V111144mV0

Tabla 6: Tabla de verdad de una compuerta OR-EXCLUSIVA TTL.

EJERCICIO 7:

7.1.- Se armar el siguiente circuito experimental, con el circuito integrado SN 7410 de compuertas NAND de tres entradas, como se muestra en la figura 7.

7.2- Por medio del interruptor sw1 ysw2 se proceder a llenar la tabla 7 obteniendo con el voltmetro el voltaje de salida S y con el probador lgico el nivel lgico para cada posicin de sw, por medio de un diodo emisor de luz (LED).

Nivel lgicoNivel lgicoNivel lgicoVoltaje enNivel lgicoABCSS0002.96V10012.96V10102.96V10112.96V11002.96V11012.96V11102.96V1111151mV0

Tabla 7: Tabla de verdad para una compuerta NAND de tres entradas